看完本文,了解LVDS接口

2021-07-22 09:32:42 admin 516

LVDS(Low-Voltage Differential Signaling ) ,或低电压差分信号,也称为TIA / EIA-644,是一个技术标准,也是一种低压差分信号技术接口。它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。

LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。LVDS输出接口在17英寸及以上液晶显示器中得到了广泛的应用。

图中的每一组对线称为一个Pair,多组数据线加一对时钟线称为一个Channel。在液晶电视中,需要输出到显示屏的信号是并行的图像型号和控制信号,在发送端需要将并行数据转换为串行数据。LVDS信号线在每个Tx周期里传输7BIT数据。以8bit显示接口为例,每个Tx周期需要24BIT RGB信号,再加上三个VS、HS、DE控制信号。27BIT的信号需要4个Pair加一对时钟。

最基本的LVDS器件就是LVDS驱动器和接收器。LVDS的驱动器由驱动差分线对的电流源组成,电流通常为3.5 mA。LVDS接收器具有很高的输入阻抗,因此驱动器输出的大部分电流都流过100 Ω的匹配电阻,并在接收器的输入端产生大约350 mV的电压。当驱动器翻转时,它改变流经电阻的电流方向,因此产生有效的逻辑“1”和逻辑“0”状态。


电话咨询
产品中心
解决方案
关于我们